Por favor, use este identificador para citar o enlazar este ítem: http://repositoriodigital.ipn.mx/handle/123456789/15012
Registro completo de metadatos
Campo DC Valor Lengua/Idioma
dc.contributor.authorLinares Aranda, Mónico-
dc.contributor.authorAguirre Hernández, Mariano-
dc.date.accessioned2013-04-11T00:23:09Z-
dc.date.available2013-04-11T00:23:09Z-
dc.date.issued2011-03-08-
dc.identifier.citationRevista Computación y Sistemas; Vol. 14 No. 3es
dc.identifier.issn1405-5546-
dc.identifier.issn1405-5546-
dc.identifier.urihttp://www.repositoriodigital.ipn.mx/handle/123456789/15012-
dc.description.abstractAbstract. This paper presents two new high-speed lowpower 1-bit full-adder cells using an alternative logic structure, and the logic styles DPL and SR-CPL. The adders were designed using electrical parameters of a 0.35μm Complementary Metal-Oxide-Semiconductor (CMOS) process, and were compared with various adders published previously, with regards of power-delay product. To validate the performance simulation results of one of the proposed adders, an 8-bits pipelined multiplier was fabricated using a 0.35μm CMOS technology, and it showed to provide superior performance.es
dc.description.sponsorshipInstituto Politécnico Nacional - Centro de Investigación en Computación (CIC).es
dc.language.isoen_USes
dc.publisherRevista Computación y Sistemas; Vol. 14 No. 3es
dc.relation.ispartofseriesRevista Computación y Sistemas;Vol. 14 No. 3-
dc.subjectKeywords. Full-adder, Low-power, Multiplier, Pipeline.es
dc.titleNew High-Performance Full Adders Using an Alternative Logic Structurees
dc.title.alternativeNuevos Sumadores de Alto Desempeño Utilizando una Estructura Lógica Alternativaes
dc.typeArticlees
dc.description.especialidadInvestigación en Computaciónes
dc.description.tipoPDFes
Aparece en las colecciones: Revistas

Ficheros en este ítem:
Fichero Descripción Tamaño Formato  
213_AR. 1_ CYS .pdf390.34 kBAdobe PDFVisualizar/Abrir


Los ítems de DSpace están protegidos por copyright, con todos los derechos reservados, a menos que se indique lo contrario.