Por favor, use este identificador para citar o enlazar este ítem: http://repositoriodigital.ipn.mx/handle/123456789/15014
Registro completo de metadatos
Campo DC Valor Lengua/Idioma
dc.contributor.authorMolinar Solís, Jesús Ezequiel-
dc.contributor.authorSánchez Gaspariano, Luis Abraham-
dc.contributor.authorGarcía Lozano, Rodolfo Zolá-
dc.contributor.authorPonce Ponce, Víctor-
dc.contributor.authorOcampo Hidalgo, Juan J.-
dc.contributor.authorMolina Lozano, Herón-
dc.contributor.authorDíaz Sánchez, Alejandro-
dc.date.accessioned2013-04-11T00:43:27Z-
dc.date.available2013-04-11T00:43:27Z-
dc.date.issued2011-03-08-
dc.identifier.citationRevista Computación y Sistemas; Vol. 14 No. 3es
dc.identifier.issn1405-5546-
dc.identifier.urihttp://www.repositoriodigital.ipn.mx/handle/123456789/15014-
dc.description.abstractAbstract. In this paper, a low-complexity current-mode Winner-Take-All circuit (WTA) of O(n) complexity with logical outputs is presented. The proposed approach employs a Quasi-FG Inverter as the key element for current integration and the computing of the winning cell.es
dc.description.sponsorshipInstituto Politécnico Nacional - Centro de Investigación en Computación (CIC).es
dc.language.isoen_USes
dc.publisherRevista Computación y Sistemas; Vol. 14 No. 3es
dc.relation.ispartofseriesRevista Computación y Sistemas;Vol. 14 No. 3-
dc.subjectKeywords. Winner-take-all, neural networks, analog circuits.es
dc.titleA Low-Complexity current-mode WTA circuit based on CMOS Quasi-FG Inverterses
dc.title.alternativeCircuito WTA en Modo de Corriente y Baja Complejidad, Basado en Inversores Quasi-FG en CMOSes
dc.typeArticlees
dc.description.especialidadInvestigación en Computaciónes
dc.description.tipoPDFes
Aparece en las colecciones: Revistas

Ficheros en este ítem:
Fichero Descripción Tamaño Formato  
245_ART. 3_CyS.pdf278.11 kBAdobe PDFVisualizar/Abrir


Los ítems de DSpace están protegidos por copyright, con todos los derechos reservados, a menos que se indique lo contrario.